-
基礎板卡及使用教程
-
基礎實驗設計與實現
-
綜合性實驗設計與實現
-
進階實驗指南
-
走進FPGA
-
基礎實驗設計與實現
-
實驗1 流水燈
通過編程輪流點亮8個LED燈,形成流水燈效果
了解更多 -
實驗2 集成邏輯門及其基本應用
在FPGA中實現基本邏輯門并驗證其功能
了解更多 -
實驗3 譯碼器 編碼器
在FPGA中使用行為描述語句實現3-8譯碼器
了解更多 -
實驗4 數據選擇器
使用case語句設計實現自定義數據位寬的4選1數據選擇器
了解更多 -
實驗5 觸發器
使用門級結構描述D觸發器
了解更多 -
實驗6 加法計數器
在FPGA中設計實現24進制加法計數器
了解更多 -
實驗7 搶答器
通過此實驗學習Anlogic_FPGA開發板上的蜂鳴器的發聲原理
了解更多 -
實驗8 功能數字鐘
在FPGA中設計實現一個多功能數字鐘
了解更多 -
實驗9 矩陣鍵盤
在鍵盤中按鍵數量較多時,為了減少I/O口的占用,通常將按鍵排列成矩陣形式
了解更多 -
實驗10 二進制轉BCD碼
本文實現一個二進制轉十進制的電路
了解更多
-
-
綜合性實驗設計與實現
-
進階實驗指南
-
板卡資源下載
板卡資源下載
了解更多 -
4.1 VGA_HDMI_Ethernet_DAP_SDRAM_Camera模塊簡介
HDMI_VGA_Ethernet_SD_DAP模塊是和DMZ_EG4S20 FPGA開發板配合使用的
了解更多 -
實驗16 VGA_hdmi_tx_display
在HDMI和VGA口上同時輸出純色、彩條和黑白格等測試圖像
了解更多 -
實驗17 rgmii_ethernet
移植自黑金科技的千兆以太網程序,請查看壓縮包中的PDF實驗文檔
了解更多 -
實驗18 Cortex-M0
僅用于測試DAP調試器接口好壞的M0程序
了解更多 -
實驗19 SDRAM_FIFO_503
用于測試EG4S20內部SDRAM,注意在5.0.3以上版本由于RAMFIFO的IP變動,程序無法編譯通過
了解更多 -
實驗20 SDRAM_as_RAM
本方案提供一種與BRAM類似的接口來操作EG4S20內部的SDRAM,用戶不需要額外費時費力編寫高效率SDRAM控制器
了解更多 -
實驗21 Cam_DVP_565
攝像頭OV2640通過FPGA的BRAM后從VGA口發出的例程
了解更多 -
實驗22 ov2640_sdram _vga
攝像頭OV2640通過EG4S20內部的SDRAM后從VGA口發出的例程
了解更多
-
-
走進FPGA
-
板卡資源下載
板卡資源下載
了解更多 -
實驗1 組合邏輯基礎之優先編碼器
從這篇文章開始,我們將介紹和分享一系列的基礎實例,期望能幫助大家逐步走近FPGA
了解更多 -
實驗2 組合邏輯基礎之多路復用器
多路復用器也叫數據選擇器,是數字系統中應用非常廣泛的一種邏輯電路
了解更多 -
實驗3 組合邏輯模塊化設計之靜態數碼管顯示一
在設計復雜數字系統時,根據整個系統也就是頂層的功能需求進行分析,將復雜的系統功能分解為多個必要的子功能
了解更多 -
實驗4 組合邏輯模塊化設計之靜態數碼管顯示二
在FPGA開發板上實現一個組合邏輯電路,撥碼開關SW0至SW3為第一個數據輸入ina,撥碼開關SW4至SW7為第二個數據輸入inb
了解更多 -
實驗5 點亮LED_狀態機
從這篇文章開始,我們開始介紹分享一些涉及時序邏輯電路的實例,希望能夠幫助大家理解在FPGA中實現時序邏輯電路
了解更多 -
實驗6 點亮LED_RAM
本例實現流水燈通過Block Rom查找表來實現流水燈功能,實現效果為:撥碼開關SW1和SW0作為數據輸入,實現控制效果
了解更多 -
實驗7 數碼管動態顯示一
在這部分的實驗中,將結合之前介紹的模塊化設計思想以及數字電路中組合邏輯與時序邏輯的知識,分享三個在FPGA開發板上實現數碼管動態顯示的案例
了解更多 -
實驗8 數碼管動態顯示二_電子秒表
在本例中,我們將數碼管作為一個整體IP,然后用一個計數器驅動它實現一個電子秒表的功能
了解更多 -
實驗9 數碼管動態顯示三_倒計時器
下面將介紹數碼管顯示的最后一個實例,該例的實現目標為通過撥碼開關輸入BCD碼設置起始時間,由數碼管顯示倒計時的過程
了解更多 -
實驗10 按鍵消抖
本例中,我們通過按鍵來觸發計數器動作,按一下數字自增1,同時顯示在數碼管的最低位上
了解更多 -
實驗11 矩陣鍵盤之BCD計數器
在鍵盤中按鍵數量較多時,為了減少I/O口的占用,通常將按鍵排列成矩陣形式
了解更多 -
實驗12 矩陣鍵盤之按鍵識別
在實驗11中僅使用了矩陣鍵盤的一行按鍵,而在本實驗中,將使用整個矩陣鍵盤的所有按鍵
了解更多
-